Chính xác sản xuất PCB, PCB tần số cao, PCB cao tốc, PCB chuẩn, PCB đa lớp và PCB.
Nhà máy dịch vụ tùy chỉnh PCB & PCBA đáng tin cậy nhất.
Tin tức về PCB

Tin tức về PCB - Dùng nội quy 3D để ngăn trò chuyện chéo trong thiết kế PCB

Tin tức về PCB

Tin tức về PCB - Dùng nội quy 3D để ngăn trò chuyện chéo trong thiết kế PCB

Dùng nội quy 3D để ngăn trò chuyện chéo trong thiết kế PCB

2019-09-24
View:3526
Author:ipcb

Dùng nội quy CommentD để ngăn trò chuyện chéo trong thiết kế PCB

CrosstalkLanguage là sự can thiệp lẫn nhau giữa các mạng lưới khác nhau trên PCB do hệ thống kết nối dài song., chủ yếu là do phân phối khả năng và dẫn đầu giữa các đường song. Được. main measures to overcome crosstalk are:
Tôincrease là spacing of parallel wiring, theo sau: Luật 3W.
Chèn gián đoạn giữa các dòng song.
Giảm khoảng cách giữa lớp dây dẫn và mặt đất.


Quy tắc 3W

Để giảm liên lạc giữa các đường, khoảng cách đường phải đủ lớn. Khi khoảng cách giữa đường không thấp hơn ba lần độ rộng của đường, khoảng 1Name7. của trường điện có thể được duy trì mà không có sự can thiệp lẫn nhau, mà được gọi là quy tắc 3W. Để đạt được một trường điện 97 không bao giờ cản trở nhau, có thể sử dụng khoảng cách 10W.


Hiện tại Thiết kế PCB, the Luật 3W không thể hoàn toàn đáp ứng yêu cầu.

Dựa theo kinh nghiệm thực tế, nếu không có chỗ chắn., in trên này lớn hơn khoảng cách LCM giữa các đường tín hiệu để tránh nói chéo., Tốt quá trong hệ thống điện tử PCB, requires the noise signals (such as the clock line) and the noise signal, và ETB, Sự can thiệp ESD như "bẩn" và "sạch" cần được bảo vệ theo hàng tuyến, Không chỉ để buộc phải dùng nội quy 3w mà còn để xử lý các gói hàng mặt đất bảo vệ, để ngăn chặn chuyện liên lạc.

Quy tắc 3W

Thêm nữa., để tránh trò chuyện qua mạng trong PCB, Thiết kế PCB và bố trí nên được cân nhắc, for example

1. Lớp phân loại thiết bị logic theo hàm, và kiểm soát chặt chẽ cấu trúc xe buýt.
2. Thu nhỏ khoảng cách vật lý giữa các thành phần.
3. High-speed signal lines and components (such as crystal oscillators) should be kept away from interconnection interfaces and other areas susceptible to data interference and coupling.
4. Hiển thị kết nối đúng cho đường cao tốc.
Comment. Tránh đường dây song song, và cung cấp khoảng cách giữa đường dây dẫn tới tối thiểu kết nối dẫn..
Comment. Wiring on adjacent layers (microstrip or strip) should be perpendicular to each other to prevent capacitance coupling between layers.
7. Giảm khoảng cách giữa tín hiệu và mặt đất.
8. Separate and isolate high-noise emission sources (clock, I/Không., high-speed interconnection), và tín hiệu khác nhau được phân phối trong nhiều lớp khác nhau.
9. Tăng khoảng cách giữa các đường tín hiệu càng nhiều càng tốt., có thể làm giảm khả năng chia sẻ.
10. Giảm cường độ dẫn đầu, tránh dùng năng lượng trở nên cực cao và nạp năng lượng cực thấp, và cố giữ cho hệ điều khiển năng lượng của vòng quay tương tự ổn định giữa loQ (loQ)..Bởi vì một lực cản cao sẽ tăng cường khả năng nói chéo khi một lực cản trở rất cao được sử dụng, Can lực sẽ tăng lên nhờ điện năng hoạt động cao, trong khi dùng một lực cản trở rất thấp, Phản ứng tạm thời tăng lên nhờ có năng lượng cao..
Đếm:. Đánh dấu thường xuyên tốc độ cao lên lớp bên trong của PCB.
Language. Dùng công nghệ cản trở phù hợp để đảm bảo tính to àn vẹn của tín hiệu sứ và ngăn chặn việc vượt quá..
Đếm:. Pay attention to the signal with a fast-rising edge (tr≤3ns), thực hiện chế tạo phản đối đối đối đối chéo mặt đất và bố trí một số đường dây tín hiệu bị ảnh hưởng bởi ETB hay ESD và không được lọc lên mép của PCB.
Language. Dùng máy bay mặt đất càng nhiều càng tốt. Đường tín hiệu dùng máy bay mặt đất sẽ nhận Độ suy giảm MườidB so với đường tín hiệu không dùng máy bay mặt đất..
15. Tín hiệu PCB với tín hiệu tần số cao và tín hiệu nhạy cảm nằm trong chế độ mặt đất., Và sự bất động của 10 ~15dB sẽ được giải quyết bằng cách dùng công nghệ chén mặt trời trong chiếc hai chiếc.
16. Dùng đường cân bằng, Dây khiên, hay dây treo.
Đếm:. Bộ lọc đường tín hiệu quấy rối và đường nhạy.
18.. Đáng lẽ phải đặt lớp và dây dẫn, Đặt cạnh lý lẽ các lớp dây dẫn và khoảng cách., giảm độ dài của tín hiệu song, giảm khoảng cách giữa các lớp tín hiệu và các lớp máy bay, tăng khoảng cách giữa các đường tín hiệu, and reduction of the length of parallel signal lines (within the key length range) can effectively reduce crosstalk.

Thiết kế PCB

Yêu cầu xây dựng Luật 3W

Mặc dù quy tắc 3W rất dễ nhớ, nhưng cần phải nhấn mạnh rằng có những điều kiện cụ thể.

Dựa theo ý nghĩa vật lý của nguyên nhân trò chuyện, để ngăn chặn trò chơi, khoảng cách được liên quan tới độ cao chồng và độ rộng dây.

Với bảng PCB cấp bốn, 3W là đủ cho khoảng cách giữa lộ trình và chiều cao của máy bay tham chiếu (5~10mg).

Tuy nhiên, với bảng hai lớp, khoảng cách giữa lộ trình và chiều cao của lớp tham khảo (45~50km), 3W có lẽ không đủ cho lộ trình tín hiệu tốc độ cao.

Thông thường, nguyên tắc 3W nắm giữ dưới tình trạng của đường truyền bảo vệ đặc trưng 50oham.

Được. Luật 3W nghĩa là khi các đường dây tín hiệu chạy nhiều tốc độ cao được định tuyến dài., Khoảng cách của chúng theo con đường Luật 3W, như đồng hồ, Trục phân biệt, Đường dây tín hiệu video và âm thanh, thiết lập lại đường dây tín hiệu và các mạch chủ khác của hệ thống cần đi theo Luật 3W, nhưng không phải tất cả các dây điện trên bảng phải tuân theo Luật 3W.