Sản xuất PCB: how to reduce noise and electromagnetic interference
The following are 24 tips to reduce noise and electromagnetic interference in PCB thiết kế, tổng hợp sau nhiều năm thiết kế:
1. Giữ tín hiệu lựa chọn đồng hồ, xe buýt và chip tránh xa các đường dây I/O và đoạn nối.
2. Dòng điện nhập điện tử và điện đương đương phải đi càng xa càng tốt khỏi đường dây tín hiệu điện tử, đặc biệt là đồng hồ.
Ba. Đường dây chủ phải dày nhất có thể, và mặt đất bảo vệ phải được thêm vào cả hai bên. Đường dây cao tốc phải ngắn và thẳng.
4. Những đường dây nhạy cảm với nhiễu không nên song song với đường dây chuyển đổi tốc độ cao.
Không được đi đường dây dưới pha lê thạch anh đào hay dưới các thiết bị nhạy cảm với tiếng ồn.
6.Không tạo một vòng thời gian trên tín hiệu. Nếu không thể tránh khỏi, hãy làm cho khu vực vòng thời gian càng nhỏ càng tốt.
Một tụ điện tách ra cho mỗi mạch tổng hợp. Mỗi tụ điện điện điện điện điện phân phải được thêm một số lượng nhỏ.
8. Dùng tụ điện bằng hơi lớn hay tụ điện Judo với tụ điện điện phân để sạc mạch và nạp các tụ điện năng lượng. Khi dùng tụ điện ống, cái hộp phải được gỡ xuống.
9. Đối với thiết bị A/D, phần kỹ thuật số và phần tương tự sẽ thích thống nhất hơn là vượt qua.
10. Thay vì những con chip tốc độ cao, có thể được dùng ít. Những con chip cao tốc được sử dụng ở các điểm chính.
Một số cản trở có thể được kết nối hàng loạt để giảm tốc độ nhảy của các cạnh trên và dưới của vòng điều khiển.
12. Hãy cố làm giảm các rơ-le, v.v.
13. Đừng để cổng nhập của cổng chưa sử dụng mở. Máy vào dương tính của vận động bất thường được khởi động, và thiết bị nhập âm có kết nối với thiết bị kết xuất.
14. Đối với những tấm ván in, hãy cố sử dụng dòng 45-fold thay vì hàng 90gấp để giảm lượng ra ngoài và nối các tín hiệu tần suất cao.
Số ván in được cách nhau theo tần số và tính năng chuyển đổi hiện thời, và các thành phần ồn ào và các thành phần không ồn ào nên tách xa hơn.
Dùng nguồn năng lượng một điểm và điểm một cho các tấm đơn và hai mặt. Dây điện và đường đất phải dày nhất có thể. Nếu nền kinh tế có giá trị, hãy dùng một tấm ván đa lớp để giảm tính tự nhiên của năng lượng điện và đất.
17. Với các mạch tín hiệu yếu, không tạo các vòng điện quanh các mạch tần số thấp.
18. Hệ thống lưu động I/O nên ở càng gần mép in, để nó có thể rời khỏi tấm bảng in càng sớm càng tốt. Tín hiệu nhập vào bảng in nên được lọc, và tín hiệu từ khu vực ồn ào cao cũng phải được lọc. Đồng thời, một loạt các cột chống cực sẽ được dùng để giảm phản xạ tín hiệu.
19. Cái kết vô dụng của MCD nên được kết nối tới phần kết xuất cao, hay bị hạ cánh, hoặc được xác định là kết thúc kết xuất. Kết thúc của hệ thống được kết nối với nguồn cung điện nên được kết nối, và không được nổi.
20. Dòng đồng hồ ở đường I/O nằm vuông góc với đường I/O bị can thiệp ít hơn dòng I/O song song, và các chốt của bộ phận đồng hồ cách xa cáp I/O.
21. Các chốt nhân tố phải ngắn nhất có thể và các chốt tụ điện tách ra càng ngắn càng tốt.
22. Hãy sử dụng đồng hồ tần số thấp nhất đáp ứng yêu cầu hệ thống.
23. Có lẽ máy phát đồng hồ nằm cách xa thiết bị nhất có thể dùng đồng hồ. Lớp vỏ của chế độ Pha lê thạch anh cần phải được hạ cánh.
24. Bao gồm đồng hồ với một sợi dây mặt đất và giữ dây đồng hồ càng ngắn càng tốt.
IP là một độ chính xác cao, cao PCB manufacturer, như: isola 30hr PCB, tần số PCB, tốc độ PCB, chê bám, để kiểm tra, trở PCB, HDVName PCB, Rigid-Flex PCB, bị chôn vùi PCB, tiên PCB, PCB, lò vi sóng, color PCB và các công ty khác rất giỏi PCB sản xuất.