Hassas PCB İmalatı, Yüksek Frekanslı PCB, Yüksek Hızlı PCB, Standart PCB, Çok Katmanlı PCB ve PCB Montajı.
PCB Teknik

PCB Teknik - PCB devre sinyal bütünlük uygulama yöntemi

PCB Teknik

PCB Teknik - PCB devre sinyal bütünlük uygulama yöntemi

PCB devre sinyal bütünlük uygulama yöntemi

2021-11-02
View:294
Author:Downs

PCB paralel sonlandırma

PCB paralel sonlandırma, en önemli olarak terminal'ın impedans eşleşmesini sağlamak için yük sonuna kadar yaklaştırmak ve/veya impedans çekmek üzere. Farklı uygulama ortamlarına göre, PCB paralel sonlandırma bu türlere bölünebilir:

(I) Basit PCB paralel sonlandırma. Bu sonlandırma yöntemi sadece eşleşme sağlamak için yük sonunda bulunan GROUND'a dirençli RT (RT=Z0) eklemek. Bu sonlandırmayı kabul etmek için durum, sürücü sonu, çıkış yüksek olduğunda sürücü akışını sağlamak zorunda kalır, sonlandırma dirençlerinin yüksek seviye voltajı sınıf voltajı gerektiğini sağlamak için yüksek seviye voltajı sağlamak zorunda kalır. Çıkış yüksek seviyede olduğunda,

pcb tahtası

Bu PCB paralel sonlandırma devresi çok fazla akışı tüketiyor. 50Ω sonlandırma yükü için, yüksek TTL seviyesini korumak 48mA kadar tüketiyor. Bu yüzden genel aygıtlar bu tür sonlandırmaları güvenli desteklemesi zor. Devre bağla

(II) Thevenin PCB paralel sonlandırma voltaj bölücü türü sonlandırma. R1 ve R2 tarafından refleksiyonları soyuyor. R1 ve R2'nin dirençlik değerlerinin seçimi aşağıdaki şartlarda belirlenir. R1'nin maksimum değeri kabul edilebilir sinyalin maksimum yükselmesi zamanıyla belirlenir (bu RC yüklemesi ve yükleme zamanının konstantlerinin fonksiyonu), ve R1'nin küçük değeri sürücü kaynağının a ğımdaki sink değerinden belirlenir. R2 seçimi devrelerin lojik yüksek seviye şartları ile bağlantısı kesildiğinde bulunmalıdır. Tevenin ekvivalent impedans olarak ifade edilebilir:

Burada RT'nin en iyi eşleşmesi için en iyi eşleşme için transmis satırı impedance Z0'ya eşit olması gerekiyor. Bu sonlandırma tasarımı kaynak tarafındaki aygıtların sürücü yeteneğinin ihtiyaçlarını azaltırsa bile, VCC ile GROUND arasında bağlantı R1 ve R2'nin sistem elektrik tasarımından akışını çizdi, bu yüzden DC elektrik tüketimi relativ büyük.

(III) Etkin PCB paralel sonlandırma

Bu sonlandırma stratejisinde, sonlandırma direktörü RT (RT=Z0) yük terminal sinyalini bir offset voltaj VBIAS'a çekiyor. VBIAS'ın seçim temeli, yüksek ve düşük seviye sinyalleri için akışını çizdirebilecek çıkış sürücü kaynağını yapmak. Bu tür sonlandırma, çıkış voltajının atlama hızının ihtiyaçlarını yerine getirmek ve patlama yeteneği ile bağımsız bir voltaj kaynağı gerekiyor. Bu sonlandırma tasarında, eğer offset voltajı VBIAS pozitif voltajı ve giriş mantıklı düşük seviyede ise DC elektrik kaybı olacak. Eğer offset voltajı VBIAS ikinci voltajı ise, giriş lojik yüksek seviyede olduğunda DC elektrik kaybı olacak.

(IV) PCB paralel AC sonlandırması

PCB paralel AC sonlandırması sonlandırma impedansı olarak dirençli ve kapasentör a ğı (seri RC) kullanır. R sonlandırma direksiyonu, transmis satırı impedance Z0'dan daha az veya eşit olmalı ve C kapasitesi 100pF'den daha büyük olmalı. 0.1uF'nin çokatı keramik kapasiteleri öneriliyor. Kapacitörün düşük frekansları ve yüksek frekansları bloklamanın fonksiyonu var, bu yüzden R dirençliği sürücü kaynağının DC yükü değil, bu sonlandırma yönteminde DC elektrik tüketimi yok.