En başarılı yüksek yoğunlukta analog düzenleme ve rotasyon şemaları gibi, düzenleme rotasyon ihtiyaçlarına uymalı ve düzenleme ve rotasyon ihtiyaçları dengelenmelidir. Karışık sinyal PCB ve 2V operasyon voltajı olan yerel CPU çekirdeğinin analog bir parçası için "düzenlemeden önce" metodu kullanmayı önerilmez. OC48 kartı için, analog referens voltajı ve analog elektrik teslimatı bypass kapasitörü dahil olan DSP analog devre bölümü ilk olarak etkileşimli olarak bağlanmalı. Dönüştürüğünü tamamladıktan sonra, analog komponentler ve sürücüler ile tüm DSP'nin en kısa sürücü, yüksek hızlı analog farklı sinyalden DSP'e kadar en kısa sürücü sürücüler uzunluğunu tamamen sağlamak için optik geçici ile yeterince yakın yerleştirilmeli. Farklı düzenleme ve rotasyon simetrisi ortak moda sesinin etkisini azaltır. Ama yolculuk yapmadan önce en iyi düzeni tahmin etmek zor.
PCB düzeni için dizayn rehberlerinin çip dağıtıcısını görüntüleyin. Kurallara uygun tasarlamadan önce dağıtıcının uygulama mühendisiyle tamamen iletişim kuralım gerekiyor. Çoğu çip dağıtıcıları yüksek kaliteli düzenleme tavsiyelerini sunmak için ciddi zaman sınırları vardır. Bazen, sağladıkları çözümler cihazı kullanan "ilk seviye müşterileri" için olabilir. Sinyal integritet (SI) tasarımı alanında, yeni aygıtların sinyal integritet tasarımı özellikle önemlidir. Bölümcülerin temel rehberlerine göre ve paketteki her güç ve toprak pipinin özel ihtiyaçlarıyla birleştirildiğine göre, OC48 kartını birleştirilmiş DSP ve mikroprocessörle belirlemeye başlayabilirsiniz.
Yüksek frekans analog parçasının yerini ve düzenlemesini belirlendikten sonra, kalan dijital devreler blok diagram ında gösterilen grup metodlarına uygun yerleştirilebilir. Aşağıdaki devreleri dikkatli tasarlamaya dikkat et: CPU'daki PLL elektrik filtr devresinin yerini analog sinyallere yüksek duyarlığıyla analog duyarlığıyla; yerel CPU çekirdek voltaj yöneticisi; "Dijital" mikroprocessörü için referans voltaj devresi.
Bu anda dizayna doğru uygulanabilir. Yüksek hızlı dijital otobüs ve saat sinyalinin sinyal bütünlüğünün belirlenmiş tasarımı işlemci otobüsü, balanslı T ve bazı saat sinyal düzenlemesi için özel düzenleme topoloji ihtiyaçlarını gösteriyor. Ama bilmiyor olabilirsiniz, bazı insanlar ayrıca güncelleştirilmiş bir teklif ettiler, yani bir sürü sonlandırma dirençlerini arttırmak.
Problemi çözme sürecinde, düzenleme sahnesinde bazı ayarlama yapmak doğal. Ancak PCB düzenini başlatmadan önce, düzenleme plan ına uygun dijital parçasının zamanını doğrulamak çok önemli bir adım. Şu anda, kartın müşterilerin ihtiyaçlarını yerine getirmesine yardım edecek.
OC48 kartının dijital düzenlemesi
Dijital aygıtların güç çizgileri ve karışık sinyal DSP'nin dijital parçası için dijital düzenleme SMD kaçış modellerinden başlamalı. Birleşme sürecinden izin verilen en kısa ve en geniş yazılmış çizgi kullanın. Yüksek frekans aygıtları için, elektrik teslimatının basılı çizgileri küçük indukatörlere eşit olacak. Bu, elektrik teslimatı sesini daha kötüleştirecek ve analog ve dijital devreler arasında istenmeyen bağlantısı yaratacak. Güç izleri daha uzun sürece, induktans daha büyük.
Dijital bypass kapasitelerini kullanmak en iyi düzenleme ve rutlama tasarımı alabilir. Kısa sürede, karıştırılmış sinyal cihazının dijital parças ını ve dijital parçasını kolaylaştırmak için bypass kapasitesinin pozisyonunu düzeltin. Baypass kapasitörünü yollamak için aynı "en kısa ve en geniş izle" yöntemini kullanın.
Elektrik tasarruf dalgası sürekli bir uçaktan geçtiğinde (OC48 arayüz kartındaki 3.3V elektrik uça ğı gibi), enerji tasarrufu ve bypass kapasitörü kendisi aynı çıkış diagram ını paylaşmak zorunda değildir ve en aşağıdaki induktans ve ESR bypass ulaşılabilir. OC48 arayüz kartı gibi karıştırılmış sinyal PCB'lerde enerji temizleme dalgasına özel dikkat edin. Bütün kartın üzerinde, pasif komponentlere bile yakın bir matris ayarlaması üzerinde daha fazla bypass kapasitelerini yerleştirmeyi hatırlayın.
Elektrik çıkış diagram ı kararlandıktan sonra otomatik düzenleme başlayabilirsiniz. OC48 kartındaki ATE test bağlantıları mantıksal tasarım sırasında belirlenmeli. ATE'nin %100 düğümlerinden dokunmasından emin olun. En küçük ATE test sonunda 0,070 santim ATE testlerine ulaşmak için, yolculuğun kırılma pozisyonu, elektrik uçağının yolculuğun antipatların çarpışından kesilmesini sağlamak için rezerve edilmeli.
Eğer güç ve toprak uçakları için bölünen bir çözüm kullanılacaksa, a çılışına paralel bir katman ön tarafı seçilmeli. Yaklaşık kattaki yasaklanmış sürücü alanı açılış alanının perimetriyle belirleyin. Eğer sürücü a çık alandan başka bir katına geçmesi gerekirse, sürücü bir toprak katı olduğundan emin olun. Bu, yansıma yolunu azaltır. Bazı dijital sinyallerin düzenlemesi, açık elektrik uçağının üzerinde kapasitörler olması güzel, fakat dijital ve analog elektrik uçakları arasında köprüye katılmak önerilmez çünkü gürültü birbirlerine bypass kapasitörleri üzerinden birleştirilecek.
Karışık sinyal PCB tasarımında, son otomatik yönlendirme uygulamalarından birkaç tanesi yüksek yoğunlukta çoklu katı dijital devreleri yollayabilir. Başlangıç yönlendirme sahnesinde, SMD çıkışındaki uzay aracılığıyla 0.050 in ç büyüklüğünü kullanın ve kullanılan paket türünü düşünün. Sonraki düzenleme sahnesi, tüm aletler en yüksek düzenleme hızını ulaştırmasına izin vermelidir. Ve en düşük sayı. Çünkü OC48 işlemci otobüsü gelişmiş yıldız topoloji kullanır, otomatik yolculuğu sırasında en yüksek önceliği var.