Hassas PCB İmalatı, Yüksek Frekanslı PCB, Yüksek Hızlı PCB, Standart PCB, Çok Katmanlı PCB ve PCB Montajı.
PCB Teknik

PCB Teknik - PCB devre tablosu impedance tanımlaması

PCB Teknik

PCB Teknik - PCB devre tablosu impedance tanımlaması

PCB devre tablosu impedance tanımlaması

2021-09-05
View:362
Author:Belle

1. Bastırılmış devre tahtasının etkinlik özellikleri:

Sinyal yayınlama teorisine göre, sinyal zaman ve uzak değişkenlerin fonksiyonudur, bu yüzden bağlantısının her parçası değişebilir. Bu yüzden, bağlantının AC impedansını belirleyin, yani şimdiki değişikliğin voltaj değişikliğinin (Karakteristik Etkinliği) özellikle değişikliğinin oranını yayınlama çizgisinin (Karakteristik Etkinliği) karakteristik engellemesi sadece sinyal bağlantısının özelliklerine bağlı. Gerçek devre içinde, kablonun kendisi dağıtılmış impedansından daha küçüktür. Yüksek frekans devrelerinde, özellik impedans genellikle birim tarafından dağıtılmış kapasitet ve birim bağlantının dağıtılmış induktansına bağlı. Bir ideal transmis çizgisinin özellikleri engellemesi sadece dağıtılmış kapasitet ve birim bağlantısının dağıtılmış induktansına bağlı.

Bastırılmış devre tahtası

2. Bastırılmış devre tahtasının özellikleri engellemesinin hesaplaması:

Sinyalin yükselen sınır zamanı ve sinyalin alın sonuna gönderilmesi için gereken zamanın arasındaki proporsyonal ilişkisi sinyal bağlantısının transmis hattı olarak kabul edildiğini belirliyor. Özellikle proporsyonal ilişkisi, bu formül tarafından a çıklanabilir: Eğer PCB tahtasındaki kablo bağlantının uzunluğu l/b'den daha b üyük ise, sinyaller arasındaki bağlantı kablo bir yayım satırı olarak kabul edilebilir. Sinyal ekvivalent impedans hesaplama formülünden, transmisyon hatının impedansı, bu formül tarafından ifade edilebilir: Yüksek frekans durumunda (yüzlerce megahertz ile yüzlerce megahertz) wL>>R'i sağlar (elbette, 109Hz'den daha büyük sinyal frekans menzilinde, sonra sinyalin deri etkisini düşünerek bu ilişkisi dikkatli incelemeli). Sonra belli bir yayınlama çizgi için, karakteristik impedansı bir sürekli. Sinyal refleksiyonun fenomeni sinyal, iletişim hattı ve alınan sonun sürücü sonunun özellikleri imkansızlığına neden oluyor. CMOS devreleri için sinyal sürücü sonunun çıkış engellemesi relatively küçük, on ohm. Alınma sonunun giriş engellemesi relatively büyük.

3. Bastırılmış devre tahtasının özellikleri impedance kontrolü:

Bastırılmış devre kurulundaki kabloların özellikle engellenmesi devre tasarımının önemli bir gösteridir. Özellikle de yüksek frekans devrelerinin PCB tasarımında, kablonun özellikleri impedansı cihaz ya da sinyal tarafından istediği özellikler impedansı ile uyumlu olup olmadığını ve uyumlu olup olmadığını düşünmek gerekiyor. Bu yüzden PCB tasarımının güvenilir tasarımında dikkatini çekmeli iki fikir var.

4. Bastırılmış devre tahtasının etkinlik kontrolü:

Devre kurulundaki yöneticilerde farklı sinyal ileti var. Telefon hızını arttırmak için frekansiyonu arttırmak gerektiğinde, eğer devre kendisi etkilenme, çukur kalınlığı, kablo genişliği, etc. gibi faktörler yüzünden farklı olursa, impedans değeri değişecek ve sinyal bozuluyor. Bu yüzden, yüksek hızlı devre kurulundaki yöneticinin impedance değeri "impedance kontrolü" denilen bir menzil içinde kontrol edilmeli. PCB izlerinin inşallarını etkileyen ana faktörler bakra kabının genişliği, bakra kabının kalınlığı, ortamın dielektrik konstantleri, ortamın kalınlığı, patlamanın kalınlığı, yeryüzü kabının yolu ve kabının çevresindeki dönüşü. Bu yüzden, PCB tasarladığında, tahtadaki izlerin imkansızlığı, sinyal refleksiyondan, diğer elektromagnet araştırmalarından kaçırmak için ve mümkün olduğunca kadar sinyal bütünlük sorunlarından ve PCB'nin gerçek kullanımının stabilliğini sağlamak için kontrol edilmeli. PCB'deki mikrostrip çizgisinin ve strip çizgisinin imfazı sisteminin hesaplama yöntemi uygun empirik formülüne benzeyebilir.

5. Bastırılmış devre tahtasının etkisi:

Dönüş tahtasında, sinyal iletişimi varsa, güç kaynağının sonundan gönderilmesine umut olunur, en azından enerji kaybının durumu altında, alıcı sonu tam olarak onu yansıtmadan sağlayabilir. Bu tür iletişimlere ulaşmak için çizginin impedansı "impedance eşleşmesi" denilen yayıncının iç bir impedansı ile eşit olmalı. Yüksek hızlı PCB devrelerini tasarladığında, impedance eşleşmesi tasarım elementlerinden biridir. İmparans değeri sürücü yöntemle kesin bir ilişkisi var.

Örneğin, yüzeysel katı (Microstrip) veya iç katı (Stripline/Double Stripline) üzerinde yürümeye devam edecek miyiz, kayıtların özellikli impedance değerini etkileyecek. Diğer sözlerde, impedans değeri sadece sürüklemeden sonra belirlenebilir, ve farklı PCB üreticilerinden üretilen özellikler de biraz farklı. Genelde, simülasyon yazılımı devre modelinin sınırlığı veya kullanılan matematiksel algoritmi yüzünden kesici impedans ile birkaç sürücü koşullarını hesaplamaz. Bu zamanlar, sadece bazı sonlandırmalar (Temninators), seri dirençliği gibi, şematik diagram ında rezerve edilebilir. İzlerin impedansı sonuçlarının etkisini azaltın. Sorunun gerçek çözümü, uçarken imkansız durmadan kaçırmak.